Xilinx FPGA için Signal Integrity ve Board Dizayn

SO_FPGA_ADV

Ders İçerikleri

Ne zaman ve nasıl high-speed interfacese Xilinx FPGAs ve diğer bileşenler arasında signal integrity tekniklerini başvurabiliriz.

Siz IBIS modelleriyle çalişacaksınız ve You will work with IBIS models and tam simülasyonu Mentor Graphics HyperLynx kullanmaktadır. Diğer konuların içinde PCB etkileri and on-chip termination bulunmaktadır.

Seviye

Orta

Kurs süresi

3 Gün

Kimler katılmalı?

Dijital tasarımcılar, board layout tasarımcılar or bilim adamlari, mühendisler ve teknisyenler: Xilinx çözümleri uygulamak.

Tabiki Xilinx ürünlerin son kullanıcılar: Uygulamayı hızlı anlamak istiyorum, sinyal bütünlüğünü sorunları zamanlaması, crosstalk ilgili ve atmak veya havalandırmak infractions incurring olmadan arabirimler.

Önşartlar

  • FPGA tasarım tecrübesi olması lazım (Temel FPGA Dizayn Kursu veya eşdeğer)
  • High-speed PCB kavramlar ile aşinalık
  • Temel dijital ve analog circuit tasarımı bilgisi
  • ISE® tool bilgisi yararlı olur

Software Tools

  • ISE Design Suite 10.1
  • PlanAhead™ software 10.1
  • Mentor Graphics HyperLynx

Bilgi

Bu kapsamlı eğitimini tamamladıktan sonra, hangi bilgiye sahip olacaksınız:

  • Sinyal bütünlüğünü etkileri Açıkliyabilirsiniz
  • Sinyal bütünlüğünü sorunlari tahmin ve üstesinden gelebilirsin
  • Sinyal bütünlüğünü etkileri simule edebilirsiniz
  • Signal integrity teknikleri high-speed interfacese uygulayabilirsiniz, Xilinx FPGAs ve semiconductor circuits arasında
  • Kendi board dizaynizi FPGA-specific restrictions altında planlayabilirsiniz
  • Saplı termal yönleri

Course Outline

1. Bölüm – Signal Integrity

  • Signal Integrity tanıtım
  • İletim Hatları
  • IBIS Modelleri ve SI Tools
  • Lab 1: Invoking HyperLynx
  • Yansımalar
  • Lab 2: Yansıma Analizi
  • Crosstalk
  • Lab 3: Crosstalk Analizi
  • Signal Integrity Analizi
  • Güç Kaynak Konuları
  • Signal Integrity özeti

2. Bölüm – Board Dizayn tanıtım

  • Board Dizayn
  • FPGA Güç Kaynağı
  • Lab 4: Güç Tahmini
  • FPGA Yapılandırmave PCB
  • Signal Interfacing: Interfacing in General
  • Signal Interfacing: FPGA-özel Interfacing
  • Lab 5: I/O Pin planlama
  • PCB Detayleri
  • Termal Yönleri
  • Lab 6: Termal Dizayn
  • PCB Planlama ve Dizayn için Tools
  • Board Dizayn özeti

Laboratuvar Açıklamaları

  • Lab 1: Invoking HyperLynx – Get familiar with signal integrity tools. Use HyperLynx for schematic entry, modeling, and simulation. Modify a standard IBIS model to define a driver and then use its stackup editor to define a PCB
  • Lab 2: Reflection Analysis – Define a circuit and run various simulations for effects of reflection
  • Lab 3: Crosstalk Analysis – Using simulation, analyze circuit topology and PCB data for strategies to minimize crosstalk
  • Lab 4: Power Prediction – Estimate initial power requirements using an Excel spreadsheet, then use XPower Analyzer to accurately predict board power needs
  • Lab 5: I/O Pin Planning – Use the ISE tools or PlanAhead software to identify pin placement and implement pin assignments
  • Lab 6: Thermal Design – Determine maximum junction temperature and calculate acceptable thermal resistance

Event Schedule

No events found. Event request.

Partner

Xilinx
Updated at: 2009-12-15 15:28:00 +0100to the top